职位描述
该职位还未进行加V认证,请仔细了解后再进行投递!
岗位职责:
1)负责Altera、Xilinx、复旦微等平台FPGA软件基础构架设计、开发和升级维护工作;
2)负责模块间的联调测试、配合嵌入式工程师完成完成产品的软件集成与测试;
3)负责各种设计文档、接口文档及仿真测试文档的编写;
4)负责与总体单位的技术沟通。
任职要求:
1)软件工程、电子、通信、自动化、计算机等相关专业;
2)硕士学历,具有5年以上FPGA或者ASIC开发经验,或本科学历,具有十年以上FPGA开发经验,具有北斗、导航领域逻辑开发经验优先;
3)精通Verilog/VHDL语言、RTL设计,有大规模逻辑时序约束设计经验,能读懂电路原理图;
4)熟练使用Quartus ii /ISE-Vivado/Modelsim/synplify等EDA工具,有RGMII、SGMII网络接口PHY芯片开发经验,熟悉网络协议栈开发;
5)熟悉使用逻辑分析仪、示波器、频谱仪和信号发生器等调试工具。
职位福利:五险一金、带薪年假、补充医疗保险、定期体检、节日福利
工作地点
地址:北京大兴区北京亦庄经济技术开发区西环南路26号院嘉捷科技园22号楼


职位发布者
HR
北京航天科工世纪卫星科技有限公司

-
航空/航天研究与制造
-
200-499人
-
国有企业
-
大兴区亦庄经济技术开发区西环南路26号院(嘉捷企业汇)22号楼